首页 > 工程造价 >造价学术 >造价其他资料 > 四阶连续时间正交带通ΣΔ调制器的设计
四阶连续时间正交带通ΣΔ调制器的设计

四阶连续时间正交带通ΣΔ调制器的设计

原价 100 积分

促销价 50 评分 4.4 积分

*温馨提示:该数据为用户自主上传分享,如有侵权请 举报联系客服处理。
报错
  • 详情
  • 2021-04-28
  • 简介
  • pdf
  • 511KB
  • 页数 4P
  • 阅读 99
  • 下载 32
介绍一个适用于低中频架构的四阶连续时间正交带通ΣΔ调制器的设计,通过采用复数积分器代替传统的谐振器,优化了调制器的噪声整形性能。调制器采用开关电容反馈DAC来减少对时钟抖动的敏感度。电路设计采用smic0.13mixed-signalCMOS工艺,仿真结果表明,在12MHz采样频率下,调制器的信号噪声失真比可达到78dB,其信号带宽为200kHz,中心频率在200kHz。

对不起,您暂无在线预览权限,如需浏览请

立即登录