一种具有掉电数据保持功能的触发器设计
- 详情
- 2021-09-10
- 简介
- 382KB
- 页数 未知
- 阅读 103
- 下载 20
提出了一种用相变器件作为可擦写存储单元的具有掉电数据保持功能的触发器电路.该触发器由四部分组成:具有恢复掉电时数据的双置位端触发器DFF、上电掉电监测置位电路(Power On/Off Reset)、相变存储单元的读写电路(Read Write)和Reset/Set信号产生电路,使之在掉电时能够保存数据,并在上电时完成数据恢复.基于0.13μm SMIC标准CMOS工艺,采用Candence软件对触发器进行仿真,掉电速度达到0.15μs/V的情况下,上电时可以在30ns内恢复掉电时的数据状态.
对不起,您暂无在线预览权限,如需浏览请
立即登录热门商品
相关推荐
一种具有掉电数据保持功能的触发器设计 382KB
一种面向对象数据库触发器的设计与实现 180KB
一种抗单粒子全加固D触发器的设计 1.1MB
一种新型容侵系统触发器研究与设计 705KB
一种施密特触发器型压控振荡器的设计与仿真 206KB
一种基于触发器的数据管理方法的设计与实现 492KB
一种基于D触发器的调制编码板故障记忆电路设计 154KB
利用触发器进行数据实时传输的设计与实现 403KB
一种具有光控功能的应急灯 51KB
一种具有多功能的灭火支架 198KB