容错技术在铁路信号计算机联锁全电子模块设计中的应用
- 详情
- 2021-04-27
- 简介
- 362KB
- 页数 2P
- 阅读 63
- 下载 32
铁路技术发展日新月异,现有的重力继电器型联锁执行电路已不能满足高速列车的发展需求,执行电路的全电子化是目前铁路信号控制系统的发展方向。在论述容错技术原理的基础上,从应用的角度讨论全电子模块设计过程中的容错设计方法。
对不起,您暂无在线预览权限,如需浏览请
立即登录热门商品
cnu***
擅长:
土建 装饰 电气 给排水
- 4.6
服务
- 5
商品
- 242
人气
相关推荐
容错技术在铁路信号计算机联锁全电子模块设计中的应用 362KB
铁路信号计算机联锁全电子模块改进性研究 546KB
计算机联锁系统在铁路信号方面的应用 123KB
铁路信号计算机联锁系统的研究与设计 1.5MB
铁路信号计算机联锁系统的研究与设计 12KB
铁路信号计算机联锁系统的设计与实现 1.5MB
铁路信号计算机联锁系统的研究与设计 110KB
铁路信号计算机联锁系统故障分析处理 195KB
铁路信号控制计算机联锁系统 4.5MB
铁路信号计算机联锁系统(毕业论文) 406KB