基于可编程计数器的时序逻辑电路设计
- 详情
- 2021-04-27
- 简介
- 1.0MB
- 页数 5P
- 阅读 78
- 下载 28
介绍了基于MSI可编程计数器74LS161的时序逻辑电路设计技术,目的是探索MSI可编程计数器实现一般时序逻辑电路的扩展应用方法,即以计数器Q3,Q2,Q1,Q0端的代码组合表示时序逻辑电路的各个状态,由输入变量控制计数器的EP,ET及■端,综合利用计数、置数、保持功能,使计数器的状态变化满足所要求的时序,用计数功能实现"次态=现态+1"的二进制时序关系,用置数功能实现"次态=预置数"的非二进制时序关系,用保持功能实现"次态=现态"的自循环时序关系。所述方法的创新点是提出了MSI可编程计数器改变应用方向的逻辑修改方法。
对不起,您暂无在线预览权限,如需浏览请
立即登录热门商品
luoyipen***
擅长:
市政 园林 给排水 暖通
- -
服务
- 4
商品
- -
人气
相关推荐
基于可编程计数器的时序逻辑电路设计 1.0MB
基于时序图的异步时序逻辑电路的设计 185KB
5-3同步时序逻辑电路设计 4.0MB
基于可编程逻辑器件的帧同步电路设计 117KB
可编程逻辑器件在抢答器电路设计中的应用 661KB
基于可编程逻辑器件的数字电路设计 635KB
数字电路第5章时序逻辑电路 6.5MB
基于时序图的异步时序逻辑电路的设计 185KB
FPGA在时序逻辑电路设计中的应用 824KB
可编程逻辑器件与模数转换器接口电路设计 740KB