一种应用于高压工艺集成电路中电源钳位的器件结构
- 详情
- 2021-04-27
- 简介
- 445KB
- 页数 2P
- 阅读 87
- 下载 24
应用于高压工艺集成电路中电源钳位的静电放电保护(ESD)器件结构设计,属于半导体集成电路片上静电放电保护领域,本文所提出的器件结构特别适应于高压集成电路中的电源钳位(power supply clamping)功能,该结构可以避免高压工艺中电源钳位结构常发生的闩缩效应(latchup effect)。
对不起,您暂无在线预览权限,如需浏览请
立即登录热门商品
j11101***
擅长:
土建 装饰 园林 电气
- 4.6
服务
- 12
商品
- 481
人气
相关推荐
一种应用于高压工艺集成电路中电源钳位的器件结构 445KB
集成电路可制造性设计中器件参数的提取 275KB
CMOS集成电路中电源和地之间的ESD保护电路设计 266KB
基于纳米工艺的数字集成电路电源版图设计 573KB
一种集成电路芯片测试分选机的设计 371KB
一种高压可调式串联型开关电源的设计 126KB
适于纳米尺度集成电路技术的双栅/多栅MOS器件的研究 704KB
一种应用于开关电源的低压高增益三级放大比较器 719KB
一种双端USB电源开关电路的设计 350KB
水汽对塑封集成电路、分立器件可靠性的影响 2.3MB