- 详情
- 2021-04-28
- 简介
pdf
- 816KB
- 页数 4P
- 阅读 66
- 下载 32
文中详细阐述了针对ADSP-BF561双核DSP芯片的MPEG-4视频编码算法的优化方法。实验数据表明,优化后的编码器性能得到了全面提升,实现了基于ADSP-BF561双核平台上的4C IF视频实时编码。
对不起,您暂无在线预览权限,如需浏览请
立即登录热门商品
相关推荐
基于双核DSP的MPEG-4标清视频编码器 816KB
基于FPGA的MPEG-4视频编码器设计 735KB
基于DSP的MPEG-4实时视频编码器 500KB
基于DSP和FPGA的机载高清实时视频编码器设计 1.5MB
基于DSP平台的AVS视频编码器设计优化 458KB
面向MPEG Type-1视频编码器的UMHexagonS算法 181KB
基于PNX1300的MPEG-4音视频编码器的设计及优化 617KB
基于DSP的视频编码器设计与实现 195KB
视频编码器的对比和选择 18KB
基于DSP平台的机载高清视频编码器设计与实现 1.4MB