兼容SPARC V8结构的FPC及其低功耗设计
- 详情
- 2021-04-28
- 简介
- 474KB
- 页数 4P
- 阅读 103
- 下载 22
为了满足空间应用对于浮点计算的需求,设计了一款兼容SPARC V8指令集的浮点协处理器.该浮点协处理器实现了除平方根和四精度指令以外的所有浮点指令,并采用独立的加法、乘法和除法流水路径.设计中根据整点单元的译码级结果来产生针对浮点协处理器各数据路径的时钟门控信号,从而实现了微体系结构级的浮点协处理器时钟门控,在静态功耗基本不受影响的情况下,可以消除对应数据路径空闲状态的动态功耗.在中芯国际的0.18μm CMOS工艺上的实现结果与既有设计相比较,最大时钟频率提高了32%.
对不起,您暂无在线预览权限,如需浏览请
立即登录热门商品
相关推荐
兼容SPARC V8结构的FPC及其低功耗设计 474KB
基于通用开关盒的FPGA互连结构低功耗设计 635KB
低功耗小体积的微处理器监控电源的功耗电流仅8μA 130KB
低功耗CPU卡智能水表设计 1.3MB
基于DSP指纹锁低功耗设计 490KB
基于多数决定逻辑非门的低功耗全加器设计 445KB
超低功耗智能涡街流量计的硬件设计 445KB
低功耗超声波热量表的设计与实现 267KB
低功耗数字万用表的设计 97KB
超低功耗超声波热量表的设计 417KB