首页 > 工程造价 >造价学术 >造价其他资料 > 兼容SPARC V8结构的FPC及其低功耗设计
兼容SPARC V8结构的FPC及其低功耗设计

兼容SPARC V8结构的FPC及其低功耗设计

原价 100 积分

促销价 50 评分 4.4 积分

*温馨提示:该数据为用户自主上传分享,如有侵权请 举报联系客服处理。
报错
  • 详情
  • 2021-04-28
  • 简介
  • pdf
  • 474KB
  • 页数 4P
  • 阅读 103
  • 下载 22
为了满足空间应用对于浮点计算的需求,设计了一款兼容SPARC V8指令集的浮点协处理器.该浮点协处理器实现了除平方根和四精度指令以外的所有浮点指令,并采用独立的加法、乘法和除法流水路径.设计中根据整点单元的译码级结果来产生针对浮点协处理器各数据路径的时钟门控信号,从而实现了微体系结构级的浮点协处理器时钟门控,在静态功耗基本不受影响的情况下,可以消除对应数据路径空闲状态的动态功耗.在中芯国际的0.18μm CMOS工艺上的实现结果与既有设计相比较,最大时钟频率提高了32%.

对不起,您暂无在线预览权限,如需浏览请

立即登录