基于FPGA的高速存储阵列设计
- 详情
- 2021-04-28
- 简介
- 732KB
- 页数 5P
- 阅读 103
- 下载 27
高速数据采集系统目前得到了广泛的应用,数据的传输与存储是高速数据系统的关键技术。本文提出一种以FPGA为控制核心,固态存储器Flash为存储介质的CCD相机高速数据存储阵列。系统通过FPGA控制存储阵列的擦除、编程、读出等操作实现数据的存储及读取。采用FIFO技术、并行扩展技术实现用低速Flash存储器实时存储高速数据,存储完成后可以读回计算机进行处理。
对不起,您暂无在线预览权限,如需浏览请
立即登录热门商品
相关推荐
基于FPGA的高速存储阵列设计 732KB
网络存储阵列中CACHE的设计 593KB
磁盘结构FLASH存储阵列的软件设计 127KB
EMC存储阵列开关机步骤48515 1.2MB
买存储阵列有门道 10KB
EMC存储阵列开关机步骤 1.2MB
基于FPGA的磁盘阵列校验卡的设计与实现 537KB
高速磁盘存储协议的设计与实现 1.4MB
一种基于SATA硬盘阵列的数据存储与控制系统设计 155KB
数据存储论文—磁盘阵列 70KB