首页 > 工程造价 >造价学术 >造价其他资料 > 高速交换矩阵调度器的FPGA设计
高速交换矩阵调度器的FPGA设计

高速交换矩阵调度器的FPGA设计

原价 100 积分

促销价 50 评分 4.8 积分

*温馨提示:该数据为用户自主上传分享,如有侵权请 举报联系客服处理。
报错
  • 详情
  • 2021-09-10
  • 简介
  • pdf
  • 167KB
  • 页数 未知
  • 阅读 54
  • 下载 39
提出了一种并行迭代算法调度器的可编程逻辑门阵列(FPGA)的实现方法。调度器主要由仲裁器和有限状态机2部分组成,采用温度型可编程优先编码器的设计方法,大大降低了仲裁器输入输出的时延,提高了调度器的工作速度;同时,采用流水线设计进一步减少了每次调度需要的时钟周期数,有效地解决了输入端口和输出端口的阻塞。设计方法可以用于目前所有基于RR指针的三步迭代算法的设计。

对不起,您暂无在线预览权限,如需浏览请

立即登录