首页 > 工程造价 >造价学术 >造价其他资料 > AVS编码器中帧内预测模块的硬件设计
AVS编码器中帧内预测模块的硬件设计

AVS编码器中帧内预测模块的硬件设计

原价 100 积分

促销价 50 评分 4.6 积分

*温馨提示:该数据为用户自主上传分享,如有侵权请 举报联系客服处理。
报错
  • 详情
  • 2021-09-10
  • 简介
  • pdf
  • 278KB
  • 页数 未知
  • 阅读 71
  • 下载 21
根据AVS标准中帧内预测算法的特点,提出了一种应用于AVS高清实时编码器的帧内预测硬件设计方案。该设计中将亮度和色度预测共用一个预测单元,采用6路数据并行流水处理的结构,提高了处理速度。同时在分析AVS帧内预测各模式算法的基础上,结合移位寄存器操作实现各模式运算单元的进一步资源共享,简化了参考数据选择机制,减少资源消耗。实验结果表明,该设计完全能够满足高清视频图像(1 920×1 080,30 f/s(帧/秒))实时编码要求。

对不起,您暂无在线预览权限,如需浏览请

立即登录