基于CPS1848的SRIO总线交换模块设计
- 详情
- 2021-09-10
- 简介
- 125KB
- 页数 未知
- 阅读 79
- 下载 21
随着处理器运算能力的不断提高,处理器之间的数据传输交换成为了制约系统性能的关键因素之一,在采用SRIO总线的数字信号并行处理系统中,SRIO总线交换模块就显得很重要。为了满足对高速数据交换的需求,基于CPS1848芯片,采用高性能的电源模块和时钟模块,设计了一种SRIO总线交换模块。通过DSP与FPGA之间的数据传输实验,验证了SRIO交换模块进行数据传输的性能,并分析了实测值与理论值存在差异的原因,为高速信号处理平台的设计研制提供了技术支撑,也为信号处理方案设计提供了参考依据。
对不起,您暂无在线预览权限,如需浏览请
立即登录热门商品
iiscon***
擅长:
电气 给排水 暖通
- 4.8
服务
- 5
商品
- 4663
人气
相关推荐
基于CPS1848的SRIO总线交换模块设计 125KB
基于CPS1848的多模块SRIO总线互连设计 202KB
基于PXI总线的MIC总线通讯模块设计 1.1MB
基于PC/104总线的多功能扩展模块设计 225KB
基于USB的汽车总线监控模块设计 270KB
基于USB的CAN总线通信模块设计 1.2MB
基于CPCI总线的光隔调理模块设计 1.4MB
基于CPCI总线的A/D模块设计 1.5MB
基于Multibus总线的隔离AD/DA模块设计 489KB
基于PCI总线的功率输出模块设计 187KB