首页 > 工程造价 >造价学术 >造价其他资料 > 基于CPS1848的SRIO总线交换模块设计
基于CPS1848的SRIO总线交换模块设计

基于CPS1848的SRIO总线交换模块设计

原价 100 积分

促销价 50 评分 4.4 积分

*温馨提示:该数据为用户自主上传分享,如有侵权请 举报联系客服处理。
报错
  • 详情
  • 2021-09-10
  • 简介
  • pdf
  • 125KB
  • 页数 未知
  • 阅读 79
  • 下载 21
随着处理器运算能力的不断提高,处理器之间的数据传输交换成为了制约系统性能的关键因素之一,在采用SRIO总线的数字信号并行处理系统中,SRIO总线交换模块就显得很重要。为了满足对高速数据交换的需求,基于CPS1848芯片,采用高性能的电源模块和时钟模块,设计了一种SRIO总线交换模块。通过DSP与FPGA之间的数据传输实验,验证了SRIO交换模块进行数据传输的性能,并分析了实测值与理论值存在差异的原因,为高速信号处理平台的设计研制提供了技术支撑,也为信号处理方案设计提供了参考依据。

对不起,您暂无在线预览权限,如需浏览请

立即登录