- 详情
- 2021-09-10
- 简介
pdf
- 367KB
- 页数 未知
- 阅读 111
- 下载 24
针对高清视频庞大的数据量以及H.264编码器复杂的编码结构引起的低编码速率的问题,对影响算法编码速率的原因进行了深入分析,并设计了高效的多核并行方案,进而充分利用TMS320C6678的多核性能,并结合TMS320C6678的运算存储特性,对H.264编码器进行了多方面的优化,最终使H.264编码器对720P高清视频序列编码速率从1.2 fps增加到27.2 fps,更加贴近于实际应用。
对不起,您暂无在线预览权限,如需浏览请
立即登录热门商品
相关推荐
H.264高清视频编码器的设计与实现 367KB
H.264嵌入式实时视频编码器设计与实现 112KB
基于达芬奇平台的H.264视频编码器设计 216KB
H.264视频编码器中指数哥伦布编码的硬件设计 518KB
VGA+HDMI高清视频编码器 20KB
基于DSP平台的机载高清视频编码器设计与实现 1.4MB
基于Hi3512的H.264视频编码器设计 470KB
基于DSP和FPGA的机载高清实时视频编码器设计 1.5MB
基于ADSP-BF561处理器的H.264视频编码器设计 181KB
基于DSP的低码率实时视频编码器设计与实现 588KB