首页 > 工程造价 >造价学术 >造价其他资料 > 4·2GHz CMOS射频前端电路设计
4·2GHz CMOS射频前端电路设计

4·2GHz CMOS射频前端电路设计

原价 100 积分

促销价 50 评分 4.5 积分

*温馨提示:该数据为用户自主上传分享,如有侵权请 举报联系客服处理。
报错
  • 详情
  • 2021-04-27
  • 简介
  • pdf
  • 866KB
  • 页数 5P
  • 阅读 61
  • 下载 38
设计并实现了一个工作在4.2 GHz的全集成CMOS射频前端电路,包括可实现单端输入到差分输出变换的低噪声放大器和电流注入型Gilbert有源双平衡混频器。电路采用SMIC0.18μm RF工艺。测试结果表明,在1.8 V电源电压下,电路的功率增益可达到26 dB,1 dB压缩点为-27 dBm,电路总功耗(含Buffer)为21 mA。

对不起,您暂无在线预览权限,如需浏览请

立即登录