首页 > 工程造价 >造价学术 >造价其他资料 > 433MHz ASK接收机射频前端电路设计
433MHz ASK接收机射频前端电路设计

433MHz ASK接收机射频前端电路设计

原价 100 积分

促销价 50 评分 4.4 积分

*温馨提示:该数据为用户自主上传分享,如有侵权请 举报联系客服处理。
报错
  • 详情
  • 2021-04-27
  • 简介
  • pdf
  • 1.2MB
  • 页数 8P
  • 阅读 100
  • 下载 32
设计了一款应用在433MHz ASK接收机中的射频前端电路。在考虑了封装以及ESD保护电路的寄生效应的同时,从噪声、匹配、增益和线性度等方面详细讨论了低噪声放大器和下混频器的电路设计。采用0.18μm CMOS工艺,在1.8V的电源电压下射频前端电路消耗电流10.09 mA。主要的测试结果如下:低噪声放大器的噪声系数、增益、输入P1dB压缩点分别为1.35 dB、17.43 dB、-8.90dBm;下混频器的噪声系数、电压增益、输入P1dB压缩点分别为7.57dB、10.35dB、-4.83dBm。

对不起,您暂无在线预览权限,如需浏览请

立即登录