16位嵌入式RISC微处理器设计
- 详情
- 2021-09-10
- 简介
- 447KB
- 页数 未知
- 阅读 83
- 下载 34
设计了一款具有4级流水线结构的16位RISC嵌入式微处理器。针对转移指令,未采用惯用的延迟转移技术,而是通过在取指阶段增加相应的硬件结构实现了无延迟转移。采用内部前推技术解决了指令执行过程中的数据相关。同时通过设置相应的硬件堆栈实现了对中断嵌套和调用嵌套的支持。整体系统结构采用VerilogHDL语言设计,指令系统较完善。在软件平台上的仿真验证初步表明了本设计的正确性。
对不起,您暂无在线预览权限,如需浏览请
立即登录热门商品
相关推荐
16位嵌入式RISC微处理器设计 447KB
32位RISC微处理器中分支预测器的硬件实现 636KB
通用嵌入式32位RISC CPU设计概述 99KB
微处理器电压监视器在嵌入式系统中的应用探讨 248KB
微处理器系统结构与嵌入式系统课程实践教学研究 1.2MB
嵌入式微处理器与FLASH闪存的接口设计实现 104KB
嵌入式32位RISC CPU兼容性设计概述 432KB
嵌入式微处理器的沥青砂浆车液压调平系统的设计 419KB
嵌入式处理器中分支目标缓冲器的研究与设计 574KB
双核嵌入式处理器的HDMI高清接口设计 243KB