嵌入式处理器中分支目标缓冲器的研究与设计
- 详情
- 2021-04-28
- 简介
- 574KB
- 页数 5P
- 阅读 78
- 下载 30
针对嵌入式应用的特点,设计了一种基于RAM比较TAG的分支目标缓冲器(BTB),并通过硬件模拟方法(BTB控制逻辑用RTL实现,存储体用定制逻辑实现)研究BTB结构参数对BTB的性能、能耗以及对整个处理器系统的性能和能耗的影响,根据仿真结果选取应用于嵌入式处理器的最优BTB结构参数.根据该参数,进一步设计基于CAM比较TAG的BTB,经SPEC2000评测,相对于基于RAM比较TAG的BTB,基于CAM比较TAG的BTB可使功耗降低37.17%.
对不起,您暂无在线预览权限,如需浏览请
立即登录热门商品
ch_li1***
擅长:
土建 装饰 电气 给排水
- 4.5
服务
- 11
商品
- 479
人气
相关推荐
嵌入式处理器中分支目标缓冲器的研究与设计 574KB
基于跳跃访问控制的低功耗分支目标缓冲器设计 1004KB
双核嵌入式处理器的HDMI高清接口设计 243KB
16位嵌入式RISC微处理器设计 447KB
微处理器系统结构与嵌入式系统课程实践教学研究 1.2MB
异构多核处理器分支预测器研究与设计 167KB
嵌入式微处理器与FLASH闪存的接口设计实现 104KB
微处理器电压监视器在嵌入式系统中的应用探讨 248KB
32位RISC微处理器中分支预测器的硬件实现 636KB
扭转缓冲器弹簧的多目标优化设计 195KB