首页 > 工程造价 >造价学术 >造价其他资料 > 嵌入式处理器中分支目标缓冲器的研究与设计
嵌入式处理器中分支目标缓冲器的研究与设计

嵌入式处理器中分支目标缓冲器的研究与设计

原价 100 积分

促销价 50 评分 4.7 积分

*温馨提示:该数据为用户自主上传分享,如有侵权请 举报联系客服处理。
报错
  • 详情
  • 2021-04-28
  • 简介
  • pdf
  • 574KB
  • 页数 5P
  • 阅读 78
  • 下载 30
针对嵌入式应用的特点,设计了一种基于RAM比较TAG的分支目标缓冲器(BTB),并通过硬件模拟方法(BTB控制逻辑用RTL实现,存储体用定制逻辑实现)研究BTB结构参数对BTB的性能、能耗以及对整个处理器系统的性能和能耗的影响,根据仿真结果选取应用于嵌入式处理器的最优BTB结构参数.根据该参数,进一步设计基于CAM比较TAG的BTB,经SPEC2000评测,相对于基于RAM比较TAG的BTB,基于CAM比较TAG的BTB可使功耗降低37.17%.

对不起,您暂无在线预览权限,如需浏览请

立即登录