- 详情
- 2021-04-28
- 简介
pdf
- 243KB
- 页数 3P
- 阅读 70
- 下载 32
提高指令级并行度是微处理器体系结构发展的重要方向,也是开发基于FPGA的高性能微处理器的重要内容之一。本文论述了一个基于FPGA的流水线微处理器的指令流水线结构和系统设计,针对在指令流水执行过程中出现的相关问题,提出了相应的检查算法及解决方法。通过一个典型程序对流水线微处理器功能进行仿真,其运行结果表明此微处理器的最大吞吐率为一个时钟周期解释完一条指令,证实了流水线微处理器设计的正确性和高性能。该微处理器的设计在开发未来具有微处理功能的专用集成电路设计方面具有较高的实用价值。
对不起,您暂无在线预览权限,如需浏览请
立即登录热门商品
相关推荐
基于FPGA的流水线微处理器设计 243KB
基于Verilog HDL的微处理器ALU运算流水线设计 87KB
“LongtiumC2”微处理器流水线设计 724KB
基于FPGA的六级流水线MIPS处理器设计 204KB
软硬件联合仿真方法进行微处理器流水线管理优化设计 762KB
流水线处理器中Cache模块的设计 1.2MB
L32嵌入式处理器动态流水线的设计与实现 131KB
流水线课程设计 1.0MB
基于PLC无线控制的喷涂流水线设计 829KB
基于PLC控制的CPE产品流水线的设计与实现 3.6MB