首页 > 工程造价 >造价学术 >造价其他资料 > 基于FPGA的六级流水线MIPS处理器设计
基于FPGA的六级流水线MIPS处理器设计

基于FPGA的六级流水线MIPS处理器设计

原价 100 积分

促销价 50 评分 4.7 积分

*温馨提示:该数据为用户自主上传分享,如有侵权请 举报联系客服处理。
报错
  • 详情
  • 2021-09-22
  • 简介
  • pdf
  • 204KB
  • 页数 5P
  • 阅读 85
  • 下载 25
设计出了一种兼容MIPS指令集的32位六级流水线嵌入式处理器.六级流水线的划分平衡了各个阶段的任务.并详细介绍了数据冲突和控制冲突的解决方法.该处理器使用FPGA实现,在DE2芯片上的运行时钟频率可达81.7 MHz.最后给出了设计的综合结果,并对该设计进行了软件仿真和硬件验证.

对不起,您暂无在线预览权限,如需浏览请

立即登录